电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB364M000DGR

产品描述LVDS Output Clock Oscillator, 364MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB364M000DGR概述

LVDS Output Clock Oscillator, 364MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB364M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率364 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
430g2231做个温度计采集到的值怎么转换成温度
如题...
qq497181566 微控制器 MCU
关于fpga采样频率的问题
从发送版卡中循环发出1024*1024的数据,发送条件是当l = 1时发送一行,即当l = 1时发送1024个数据,然后l = 0,经过一个小的时间间隔,令l = 1,继续发送1024个数据,如此一直循环发送。发送版 ......
zhpzhs FPGA/CPLD
单片机资料
入门资料一起分享 本帖最后由 slstone 于 2008-11-30 21:08 编辑 ]...
slstone 单片机
请教关于gps数据读取的简单问题。
在windows ce 嵌入式高级编程及其实例详解一书中有一个关于gps信号读取的列子,我放到手机里为什么数据是一秒4位数据、一秒4位数据的收取,而且只有GPGSV数据,没有其他的,我用GPS Viewer软件 ......
gujingyangguang 嵌入式系统
请教关于DMA+串口空闲中断接收问题
我现在是这样 准备接收最多100个27个字节的数据,想用DMA+串口空闲中断来接收,但是现在出现问题是有时候会丢数据,还会出现这一帧的数据跑到上一帧,不知道怎么回事,请问DMA_CNDTR这个寄存器 ......
钱三张 stm32/stm8
单步调试采AD一次之后,就不能单步调试,显示进入低功耗
单步调试采AD一次之后,就不能单步调试,显示进入低功耗模式,但是整个程序都没有进入低功耗模式的语句 采AD时关闭总中断,采AD之后再次开启总中断 再次添加断点,提示如下: 258033 ......
火火山 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 82  674  2163  2159  1109  51  9  3  20  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved