电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB410M000DG

产品描述LVDS Output Clock Oscillator, 410MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB410M000DG概述

LVDS Output Clock Oscillator, 410MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB410M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率410 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
使用protel dxp 时出现 unkonwn pin
如题 上网查了下 说是原理图和器件图管教不对应 我就画了个电容 2个管脚 而且编号 就1 和 2 为什么就会出现管脚不对应呢?611046110561106 哪位大侠 救救我 实在是不知道为什么会报错啦~...
js57520 PCB设计
针对低功耗设备的功耗测试方法
现在很多低功耗设备都是怎么做功耗测试的呢?目前我了解就是 使用万用表测试待机电流,示波器测试动态电流,请问还有别的方法来测试动态电流吗? ...
阿卡时间段 测试/测量
进不了环境,求助!!!
我在原先的6713板的复位信号中加了一个复位芯片,不能进入环境,改成原来的电路还是不行。现在的复位信号正确,振荡电路也正确,问一下,如果6713复位脚接入的复位信号不正常,会损坏芯片不? ......
anglesccs 模拟与混合信号
对于大学堂现有的TI 课程,大家有什么建议和意见呢?
为了能让TI 教室 给大家提供一个更好的学习机会,希望大家对现有的TI 课程提出建议、意见! 大家的建议、意见将虚心听取并及时改进:) ...
maylove TI技术论坛
EEWORLD大学堂----电机控制
电机控制:https://training.eeworld.com.cn/course/5855观看本系列视频,了解无刷直流电动机控制。 您将了解BLDC的内部工作原理以及六步换向(梯形控制)。 视频将涉及一些示例,这些示例将展 ......
抛砖引玉 机器人开发
【CN0007】利用AD5380 DAC实现40通道可编程电压及温度漂移性能
电路功能与优势 本电路为多通道DAC配置,具有出色的温度漂移性能。它提供40个独立输出电压通道,分辨率为14位,温度稳定性典型值低于3 ppm/°C。 80361...
EEWORLD社区 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1051  1101  1690  296  537  58  12  45  51  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved