电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA666M000DGR

产品描述LVDS Output Clock Oscillator, 666MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA666M000DGR概述

LVDS Output Clock Oscillator, 666MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA666M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率666 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
写给在准备用AVR参加电子设计大赛的同学
本帖最后由 paulhyde 于 2014-9-15 09:13 编辑 电子设计,省赛是练兵,国赛拿奖才是目的,不过小弟不才,当年只拿了个二等。 电子设计的准备时间,是一个相对比较长的过程,各方面的知识可以 ......
dai123 电子竞赛
什么样的GSM900/1800 模块能直接接入移动公司的网络(插入SIM卡)
现在客户需要一个硬件产品,功能要求:能接入移动网络就行,不要通话、短信功能。(只要能像手机待机那样就成) 如何做这样的产品? WAVECOM WISMO2C2-G900/1800 这个产品行吗? ......
huihen330 嵌入式系统
把R放在C后面是不是就是滤波了?
来自:电子工程师技术交流(12425841)...
拿得起铁 PCB设计
关于我电子工程世界博客中的文章无故被删?
您好, 我是电子工程世界 https://www.eeworld.com.cn/ 的注册用户,于2008年08月06日注册,并且在我的博客中发布了大约20几篇文章,都已发布在网上(用搜索引擎能搜索到),但是今天上午 ......
changweijie 为我们提建议&公告
stm的SPI
STM32的SPI搞了2天都还没搞出来,一下程序是用STM32的SPI驱动串行DA,,TLV5608输出正弦波,问题是波形死活不出来。 #include "spi.h" //spi1_NSS==>PA4 //spi1_clk==>PA5 //spi1_MISO==> ......
xinmeng_wit stm32/stm8
电容三点式 震荡电路
怎么不起振啊。请大家帮忙看看。不胜感激!...
g66651525 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 635  347  60  1699  2417  49  27  17  1  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved