电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB32M0000DG

产品描述LVDS Output Clock Oscillator, 32MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB32M0000DG概述

LVDS Output Clock Oscillator, 32MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB32M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率32 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CIII starter 板芯片发烫是否正常?
就是DIY示波器用的CIII starter板,FPGA芯片发烫,可以烤鸡蛋了,但是可以正常下载,不知道是否正常?这种情况我都不敢把板子用得太久...
lrz123 DIY/开源硬件专区
MSP-FET430UIF开箱简评 PS求鉴定
最近开发一个项目,需要一些工具和模块,找得我悲催啊~~ 而且很没底,在其中一个淘宝店抱着玩玩的心态就下单了。主要是他们有赠品,呵呵。。。快递很给力,第二天下午就到货了。 秀一秀产品 ......
海得工控 微控制器 MCU
iphone底座钟控收音机方案
香港威龙科技半导体设计有限公司是原厂家,Iphone docking station:AP909是业界成功解决TDMA;OTA;ATS 的方案,包过WWI .香港威龙科技半导体与苹果认证公司紧密配合,用威龙的成熟方案可以顺利通 ......
qliu 模拟电子
FPGA怎样读外部RAM
硬件连接: 单片机的P0,P2,WR,ALE连接FPGA. 单片机发送: 定义--#define SendOrder *((volatile unsigned char xdata *)(0x0709)) 例子--SendOrder=0x01; 问题:FPGA怎样读取地址0x0709上 ......
zlp19871223 嵌入式系统
想个信号发生器上装个电池
本帖最后由 paulhyde 于 2014-9-15 09:28 编辑 我用的是PICK单片机用DDS产生波形 但不知道有什么要求和注意事项 请大家帮帮忙啊 ...
mkmmk 电子竞赛
【设计工具】xilinx汽车电子的最新资料
1.汽车驾驶员辅助系统:使用 FGPA 的处理功能。2.使用 FPGA 进行汽车仪表设计的图形革命。 81102 81103 ...
GONGHCU FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 784  1308  20  1294  2592  44  33  49  55  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved