电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB743M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 743MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB743M000DGR概述

CMOS/TTL Output Clock Oscillator, 743MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB743M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率743 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
向 MicroPython 添加自己的 C 函数
添加 C 函数到 MicroPython 各位各位,现在 RTT MicroPython 支持自己添加 C 函数到 MicroPython 了。 首先大家需要使用env工具下载最新版的 micropython软件包 使用如下页 ......
zy459994202 MicroPython开源版块
怎样设计读写多个SD(TF)卡的模块?
一个SD卡不够用了,可是能买到的SD卡模块都只有一个卡。打算自己做个多SD(TF)卡读写存储模块。哪位高手能给提个可行的方法?要用SD模式,SPI存图像太慢。 ...
sjzffy stm32/stm8
assign用的好少---使用感悟!
突然发现在我的设计中assign用的好少,或许是我对assign理解不够吧,assign 在模块中并行执行,每一次时钟跳变就有输出。印象很深刻的就是 在并行移位转串行输出中很典型,可是其他的地方想不出 ......
eeleader FPGA/CPLD
去哪下载dsp的c语言程序啊?求大神指点
去哪下载dsp的c语言程序啊?求大神指点...
995585189 DSP 与 ARM 处理器
RDA5807FP收音与环境温度
我设计出来的RDA5807FP收音机出现以下问题: 1.在环境温度升高过程中,收音效果会变差。35度以上就会变差,40度以后就很多噪声了。55度以上无输出。温度降下来后变为正常。 2.还 ......
N电子爱好者N 分立器件
Wince开发:在GPRS拨号上网的同时,如何接收短信SMS
开发工具EVC,利用RASDial拨号GPRS后,连接Modem的串口就被占用了;同时,如果有短信到来,有振铃提示,在不挂断GPRS的同时,需要从串口读到短消息。(硬件模块支持) 请教各位牛人,该如何办 ......
虾段 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 391  2359  30  531  1067  7  38  15  22  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved