电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB811M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 811MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB811M000DGR概述

CMOS/TTL Output Clock Oscillator, 811MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB811M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率811 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
dsp +fpga 合众达电子研讨会培训讲义电子版
有需要的 请联系我 免费的 截止时间2009.6.28 (上班了 就没时间了) 本帖最后由 sjl105105 于 2009-6-26 12:41 编辑 ]...
sjl105105 DSP 与 ARM 处理器
有人能告诉我锡接走线的具体操作方法吗
需要焊一块51单片机板,想试试锡接走线法,有没有人有经验,分享一下吧...
马铃薯疯子 51单片机
IAR6.3问题
原来IAR5.3的工程,移至6.3下,编译,0error,0warning。 链接时出现问题,e183:Static overlay map generation(-xo) is not supported forMSP430 processor,,,解决办法就是进去工程属性Linke ......
newnew0601 微控制器 MCU
【从0教学嵌入式Linux】第五集
第5课:安装交叉编译器 2416051.交叉编译器的路径:光盘\linux2.6.34\arm-linux-gcc\4.3.2.tar.gz2.将该文件拷贝到共享文件夹下(第三课中建立好与虚拟机共享文件的文件夹)3.进入Linux系统,在 ......
babyking 嵌入式系统
wince 视频传输
来此请教一下各位论坛里面的强人: 要想在winmobile系统上实现视频传输有没有什么好的方法? 小弟只做过在windows上的视频传输,现在需要在winmobile上面实现视频的采集传输,PocketPc自带摄 ......
yly1985 嵌入式系统
做一个纯技术人员,有时也许是人生的失败
  一位朋友遇到了这样一件事。前些天,有客户来访,他也一直在陪同。中午,接待的酒宴简单而热烈,席间,双方领导杯来盏往,酒过数巡,人家带队的领导把酒都敬到他了,他就自我介绍:“我 ......
天地一孤砂 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 131  2797  1672  61  2186  17  42  27  19  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved