电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB24M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB24M0000DGR概述

CMOS/TTL Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB24M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率24 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LCD1602+44key+UART小程序
23793...
dizhonghua88 单片机
请指教
1 若CPU与外界连接采用地址线和数据线复用的方式,画出CPU与存储器连接的结构图。基于写操作说明工作原理。 2 用4K*8位存储芯片,设计16K*16位存储器并与CPU连接。注:设计的结构图标明CPU ......
cyllouis 嵌入式系统
有电路分析的高手么,求助啊。。。
放假在家补习电路基础,在判定等电势点上有些不懂,比如下面的电路: 59562 书上说CDE三点是等电位点,但并没有说明原因。。。串联电路中,阻值相同的器件电压相同;并联电路中,各支路电压 ......
ghoulich 模拟电子
现场5折600购买Sitara入门套件
105974 现场5折购买Sitara入门套件!!RMB 600!仅限研讨会当天!! http://www.deyisupport.com/question_answer/f/25/t/15050.aspx...
wyzamazon DSP 与 ARM 处理器
人工智能——机器人的模糊识别
所有的物体都有自己特有的物理和能量特征。物理特征如形状、大小、结构域等外部特征,及组成成份及结构等内部特征。人视觉的作用,是于在复杂的背景中辨认特写的人和物或以往经历过的人和物。如 ......
MangoTree 机器人开发
【超长书单】物理和数学专业书单,内有详细介绍
偶然在网上看到的一份经典书单,关于数学和物理专业的,如果感兴趣的话可以参照这个来选择合适的书。 目录: 1 数学书目 1.1 数学分析--高等数学 1.2 高等代数--线性代数 1 ......
baiweihu 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 532  2581  297  1457  2618  44  6  38  2  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved