电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KC21M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 21MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KC21M0000DG概述

CMOS/TTL Output Clock Oscillator, 21MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KC21M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率21 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【设计工具】Xilinx ISE的流程、命令和文件优先级
综合优化:XST:全称为XilinxSynthesis Technology,这是Xilinx ISE里面附带的一个免费的综合工具。Synplify生成文件:netlist网表文件 标准edif文件*.edf; 综合约束传递文件*.ncf; ......
sdjntl FPGA/CPLD
求职疑惑:高校与公司如何选择?
本人是不知名学校的小硕,今年毕业,嵌入式软件,现在可以去一家职业院校当老师,还有另一家公司选择,公司待遇不错,进去就有7.5k,嵌入式行业与本人专业对口,主要是做图形图像解码芯片!各位 ......
yangyun 嵌入式系统
ARM实现网络通信
现在我想设计一个网络,主要使用ARM9200+RTL8305,实现一对多路网络通信功能,ARM9的MII接8305一个端口后其它5个端口通过网线接到5个AC101+ARM9上,把它们这6个ARM配置成同一个网段的IP可以实 ......
liangzuolin ARM技术
基于PDAGPSGPRS的移动GIS在电力系统中的开发与应用.pdf
基于PDAGPSGPRS的移动GIS在电力系统中的开发与应用.pdf47322...
yuandayuan6999 单片机
IGBT绝缘栅双极型晶体管原理介绍
啥也不说了,IGBT绝缘栅双极型晶体管原理介绍,做模电的,有时间重新看看这些资料,只有好处,,,需要的就下载吧,,,记着顶一下哦 96306 96305...
qwqwqw2088 电源技术
【上海航芯ACM32F070开发板评测】6、移植一下RTX操作系统
本帖最后由 ddllxxrr 于 2022-11-3 12:58 编辑 最近有个高层公司举办了UCOS操作系统的讲座,我听着就气不打一处来,因为UCOS的移植太麻烦,我早就说过,移植过来自己敢用到产品上么??? ......
ddllxxrr 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2622  1336  2549  1199  1527  48  2  41  47  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved