电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1134M00DGR

产品描述LVPECL Output Clock Oscillator, 1134MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB1134M00DGR概述

LVPECL Output Clock Oscillator, 1134MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1134M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1134 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电暖气——“无声”改造
大概是在东北待久了,到了上海虽然温度不低,但是室内确实有点冷! 于是准备买个取暖器,看了半天选中一款“遥控踢脚线烤火炉”,就是下面这种 455100图片比较夸张,但是原理是 ......
tianshuihu 以拆会友
TI LaunchPad精品课程第2、3讲学后感!(内涵。。)
这两天学习了LaunchPad第二讲 第三讲,感触良多:1.学习了第二课和第三课,表示已经没有第一堂课那么简单了,已经有点儿困难了。。。。看起来本人不太适合听课学习,还是比较喜欢实物学习。。。 ......
lidonglei1 微控制器 MCU
NAND FALSH可以进行位扩展码
我手头上有两块Micron的8-bit的NAND FLASH,想扩展成一片16-bit的,不知道可不可以实现呢? 80755...
wgdit ARM技术
WinCE6.0似乎读写文件比较5.0的慢
200K的数据,每次16个字节去写,5.0只要7秒左右,6.0要2分半钟左右,同一段代码产生的结果,非常疑惑。 另外,6.0似乎在写文件的过程中,我拔掉SD卡,似乎非常容易造成SD卡乱码(似乎是FAT乱 ......
ryudo 嵌入式系统
元旦快乐
愿你一切烦恼被二极管截止,快乐被三极管放大,生活的磕绊被稳压管整流,一切幸福被爱的芯片集成,被生活的电容存储,无阻尼振荡伴你一生!祝各位元旦快乐!...
daneng FPGA/CPLD
Protel99se如何设置PCB层数啊
Protel99se如何设置PCB层数啊, 现在一只要一创建PCB文件就是N层的,我也不知道在那编辑层数. 但我现在想设计单层,双层,4层板,因该怎么设置啊. 新手.谢谢....
biandh 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 610  423  2566  2101  1590  6  53  43  41  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved