电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA425M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 425MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA425M000DGR概述

CMOS/TTL Output Clock Oscillator, 425MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA425M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率425 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LCD中60-system与80-system的区别?抢分了~~~~~~~
LCD中60-system与80-system的区别? 60-〉摩托罗拉 80-〉Intel ...
toshbia 嵌入式系统
[D-手势识别装置] D_手势识别
电赛的四天三夜很艰辛,虽然没获奖,但总算坚持了下来,受益匪浅,可以算作一次难得可贵的经历。 成品没做出来,就分享一些体会吧。这是我们第一次参加电赛。在做这个题目的过程中我们发现了很 ......
sigma 电子竞赛
s3c44box移植uclinux,编译内核中make 出错??
我要向s3c44box板子上移植uclinux内核,在编译内核的时候,执行命令make ,会产生如下错误,请问这是为什么?? mmnommu/mmnommu.o fs/fs.o ipc/ipc.o \ drivers/serial/serial. ......
shuiyuntianmo Linux开发
开发一个Miniport driver如何注册一个NDIS_MINIPORT_CHARACTERISTICS结构
在WINCE 5.0环境下,开发NDIS网络程序,请问如何初始化Miniport driver,如何注册NDIS_MINIPORT_CHARACTERISTICS结构(具体如何操作)。...
tddwp 嵌入式系统
我们自己该不该在家搞个实验室?
公司废弃的一些器件公司不要了,拿了回来,突然想,要不要增加下我的实验架。做电子的,是不是家里都有自己的实验场呢? ...
led2015 聊聊、笑笑、闹闹
连续波功率和脉冲功率的区别
在限幅器的datasheet里经常能看到最大能承载多少连续波功率,然后发射支路往往是脉冲波,想问下这两者的区别 ...
明天你好123 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2574  447  2888  2050  2461  47  41  7  55  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved