电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74HC132D-T-LF

产品描述HC/UH SERIES, QUAD 2-INPUT NAND GATE, PDSO14
产品类别逻辑    逻辑   
文件大小234KB,共18页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74HC132D-T-LF概述

HC/UH SERIES, QUAD 2-INPUT NAND GATE, PDSO14

74HC132D-T-LF规格参数

参数名称属性值
厂商名称NXP(恩智浦)
包装说明SOP,
Reach Compliance Codeunknown
系列HC/UH
JESD-30 代码R-PDSO-G14
长度8.65 mm
逻辑集成电路类型NAND GATE
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
传播延迟(tpd)38 ns
座面最大高度1.75 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
宽度3.9 mm
Base Number Matches1

文档预览

下载PDF文档
74HC132; 74HCT132
Quad 2-input NAND Schmitt trigger
Rev. 5 — 12 June 2018
Product data sheet
1
General description
The 74HC132; 74HCT132 is a quad 2-input NAND gate with Schmitt-trigger inputs.
Inputs include clamp diodes. This enables the use of current limiting resistors to interface
inputs to voltages in excess of V
CC
. Schmitt trigger inputs transform slowly changing
input signals into sharply defined jitter-free output signals.
2
Features and benefits
Complies with JEDEC standard no. 7A
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
Multiple package options
Specified from −40 °C to +85 °C and from −40 °C to +125 °C
3
Applications
Wave and pulse shapers
Astable multivibrators
Monostable multivibrators
4
Ordering information
Package
Temperature range
Name
SO14
SSOP14
TSSOP14
Description
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT108-1
SOT337-1
SOT402-1
-40 °C to +125 °C
-40 °C to +125 °C
-40 °C to +125 °C
Table 1. Ordering information
Type number
74HC132D
74HCT132D
74HC132DB
74HCT132DB
74HC132PW
74HCT132PW

74HC132D-T-LF相似产品对比

74HC132D-T-LF 935070910118 74HC132N,652
描述 HC/UH SERIES, QUAD 2-INPUT NAND GATE, PDSO14 HCT SERIES, QUAD 2-INPUT NAND GATE, PDSO14, SOT-108-1, SO-14 IC GATE NAND SCHMITT 4CH 14DIP
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
包装说明 SOP, SOP, SOT-27-1, DIP-14
Reach Compliance Code unknown unknown compliant
系列 HC/UH HCT HC/UH
JESD-30 代码 R-PDSO-G14 R-PDSO-G14 R-PDIP-T14
长度 8.65 mm 8.65 mm 19.025 mm
逻辑集成电路类型 NAND GATE NAND GATE NAND GATE
功能数量 4 4 4
输入次数 2 2 2
端子数量 14 14 14
最高工作温度 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP DIP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE IN-LINE
传播延迟(tpd) 38 ns 50 ns 38 ns
座面最大高度 1.75 mm 1.75 mm 4.2 mm
最大供电电压 (Vsup) 6 V 5.5 V 6 V
最小供电电压 (Vsup) 2 V 4.5 V 2 V
标称供电电压 (Vsup) 5 V 5 V 5 V
表面贴装 YES YES NO
技术 CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子形式 GULL WING GULL WING THROUGH-HOLE
端子节距 1.27 mm 1.27 mm 2.54 mm
端子位置 DUAL DUAL DUAL
宽度 3.9 mm 3.9 mm 7.62 mm
Base Number Matches 1 1 1
JESD-609代码 - e4 e4
端子面层 - NICKEL PALLADIUM GOLD Nickel/Palladium/Gold (Ni/Pd/Au)

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 805  1713  2507  23  946  41  24  9  31  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved