电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC726M000DG

产品描述CMOS/TTL Output Clock Oscillator, 726MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UC726M000DG概述

CMOS/TTL Output Clock Oscillator, 726MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC726M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率726 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
按照技术要求设计一个温度监控电路
请问思路是不是先用一个采集电路,然后用一个比较器比较,然后后面这个相与不清楚用什么电路了,什么芯片 ...
西里古1992 模拟电子
菜鸟求教各位前辈们
请问前辈们:固态继电器与可控硅、光电藕合器、三极管之间如何实现通端控制电流的?先谢谢了!如图...
前进吧 ADI 工业技术
在隔壁发了个帖子今天过去结贴被屏蔽了
287953 287951 287952 3月5日发的帖子,3月6日被盗号,同天被永久禁言,今天3月11日想起问题解决去结贴,无奈无法登陆查看帖子相关内容,找管理员都找不到,心寒。 eeworld管理员永远 ......
眼大5子 聊聊、笑笑、闹闹
求一款类似74HC595这样的逻辑器件
本帖最后由 littleshrimp 于 2019-9-5 08:41 编辑 需要一款逻辑器件 这个器件有多路输出o1,o2,oN, 一个时钟和一个复位 当输入第一个时钟时o1输出1其他输出0,第二个时钟时o2输出1其他输出 ......
littleshrimp 模拟电子
初学VxWorks,求VxWorks书籍下载地址?
那位大哥给我一个VxWorks初学者书籍的下载地址?谢谢大哥大姐!!!!!...
lizy927 实时操作系统RTOS
【MicroPython】MicroPython实现分析与移植【3CANNON蓝牙小钢炮移植】
本帖最后由 guo8113 于 2016-4-23 00:04 编辑 Linux下编译比较简单,而且如果经常用Linux编译的话相信你可以很快搞定,因此只分享下windows下的编译: 下载安装arm-gcc-eabi交叉编译链 ht ......
guo8113 MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 718  904  2178  535  1440  1  33  17  22  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved