电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB179M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 179MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB179M000DGR概述

CMOS/TTL Output Clock Oscillator, 179MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB179M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率179 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
5G基站如何安装?现在5G基站建设速度如何?
5G建设情况怎样?在25日举行的全国两会“部长通道”上,工信部部长苗圩对这一热点问题给予回应。 “今年以来5G加快了建设速度。”苗圩说,现在每一周大概要增加1万多个5 ......
dancerzj 无线连接
平衡控制装置
一.任务 设计制作一个平衡控制装置,使得乒乓球进到一个预定位置。 二.要求 设计并制作一个圆形平衡板,该平衡板可在两个方向转动 ,圆形平衡板直径不小于50厘米,四周不含有挡板,圆形 ......
ghvntu 电子竞赛
SD卡读取图片一定需要带文件系统吗
从SD卡读取一张BMP的图片 显示在LCD上 用的是S3C2440如果不用文件系统该怎么实现...
newtonde 嵌入式系统
JD642时钟设计[图]
因为时钟为高易失效元件,所以对系统能造成致命影响的晶体或晶振用的越少越好,合理的时钟优化可以很大的提高系统的可靠性。   整个系统时钟需求如下:   1)50M晶振为DSP提供系统时钟, ......
黑衣人 单片机
编程器问题
Chronos手表里的编程器和launchpad上的编程器,芯片都一样啊,都是MSP430F1612,为啥Chronos手表里的编程器没法调试MSP430G2553? 还是需要升级软件什么的,求解,编程器那东西一直没弄明白怎么 ......
lidonglei1 微控制器 MCU
【嵌入式培训】凌阳爱普培训资料大放送之---Linux基础
凌阳爱普培训资料大放送之---Linux基础 84486 84487 84488...
37°男人 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2268  2235  578  2706  611  33  36  15  12  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved