电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA893M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 893MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA893M000DGR概述

CMOS/TTL Output Clock Oscillator, 893MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA893M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率893 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----飞思卡尔智能网络方案
飞思卡尔智能网络方案:https://training.eeworld.com.cn/course/2213飞思卡尔智能网络方案...
chenyy 无线连接
工程师必备手册——开关电源实例设计指南
Patrt1——开关电源设计之基础篇 Patrt2——开关电源设计之 EMC/EMI/ESD 篇 Patrt3——开关电源设计之 PCB 设计篇 Patrt4——开关电源设计之 ......
arui1999 下载中心专版
FM4学习笔记二:在屏上任意位置显示点
在屏上任意位置显示点。 为什么要在任意位置显示点,这点很重要。我的这次本来想做一个示波的。但后来听坛里的。 一起做工业PLC。但可以研究下。 而要做个示波。就得首先显示点。 有人说例 ......
ddllxxrr DIY/开源硬件专区
AM335x Starter Kit 的电源按钮只能开,不能关??
每次跑完程序只能拔电源!!!各位都是如何搞得。...
twanghit DSP 与 ARM 处理器
开关电源助理工程师面试题,大家来做做,稍后上答案
开关电源助理工程师面试题 共25题 1---20题每题3分 21---25题每题8分 1, 一般情况下,同功率的开关电源与线性电源相比,_____。 A, 体积大,效率高 B,体积小,效率低 ......
子乐 模拟电子
MSP430+DS1302,在1602上显示
小弟最近刚学430不久,在弄一个把1302的时间显示到1602上的程序时,出了点问题。。。想了很久,试了几个方法,也没成功,求高手指导,谢谢~ 主要存在的问题是秒不能1秒1秒的走,要2秒跳一次。 ......
wfarlen 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2270  1256  1190  378  1070  46  26  24  8  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved