电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC65M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC65M0000DGR概述

CMOS/TTL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC65M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率65 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
bug一个
从空间转向论坛的时候 URL有错误,比如 https://home.eeworld.com.cn/my/space-uid-399373-blogid-228619.html 里面的链接指向了https://bbs.eeworld.com.cn/thread-433242-1-1.html%5C%22+ ......
astwyg 为我们提建议&公告
在哪儿可以购买基于TMS570LS1224的开发板
我是学DSP的新手,谁能告诉我可以在哪儿购买TMS570LS1224的开发板?或者TMS570LS系列的其他型号也行 ...
你会记住我的3 TI技术论坛
点阵屏的任意级联原理
利用75HC595 串行移动功能和存功能,支持理论上任意长度级联,不知道正确否?欢迎大家指正...
eeleader 工业自动化与控制
430串口,求助!
请大家帮忙看下我的程序有没有问题:单片机用的是MSP430F1232,想实现串口收发功能,但实际中利用串口助手怎么也收不到字符,不知道问题出在哪了。USB转串口线已经用在其它开发板上使用过的,是 ......
iirqc 微控制器 MCU
stm32 usb host id连接
不知道是不是我理解错了 我一直是认为作为host用的板子,只要mcu的d+、d-、id引脚与usb接口的d+、d-、id引脚相连就行,今天看了原子哥的f4的原理图id引脚并没有相连呀?那id引脚的作用怎么体现 ......
770781327 stm32/stm8
DIY摇摇棒评选名单出炉啦!(图)
14079 14080 14081 【评奖活动小花絮~ 美女版主真人露相】 如火如荼的diy摇摇棒制作已经渐渐接近尾声了,为了更好的激发大家在未来diy制作方面的积极 ......
亲善大使 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 227  2251  705  2430  2512  8  52  43  9  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved