电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1113M00DG

产品描述LVDS Output Clock Oscillator, 1113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1113M00DG概述

LVDS Output Clock Oscillator, 1113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1113M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1113 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
欢迎加入:TI 2015年及以后毕业实习生招聘开始啦!
TI 2015年及以后毕业实习生岗位请点击: http://www.deyisupport.com/blog/b/tihire/archive/2014/03/10/51635.aspx eeworldpostqq...
EEWORLD社区 TI技术论坛
ST BlueCoin 开发套件播放音频
如题目,有没有大神使用这个套件做过音频输出的。不一定非要读取音频文件,可以我自己定义一个函数,比如正弦波,然后在录音的同时,把这个音频播放出来。 ...
JacobLee123 MEMS传感器
【NUCLEO-L073RZ】物联网时代-开发就是这么easy!
本帖最后由 通宵敲代码 于 2016-3-18 14:21 编辑 很荣幸,我受EEWORLD委托,对新产品NUCLEO-L073RZ进行测评。 今天收到的顺丰快递,还没到家盒子就让我拆掉了,大家先一睹芳容。 不愧是大 ......
通宵敲代码 stm32/stm8
晒晒芯片
申请的 ADUC7026、AD672 已经收到,开晒{:1_138:} 183115183116 ...
dj狂人 ADI 工业技术
RMII接口数据检测问题
有高手做过LPC2368的网口吗,我现在用LPC2368+DP83848 做网口,我要吧RMII接口的信号引入FPGA,对MAC数据帧进行监测, 但是出现问题是:(1)不接FPAG,网络通信很正常,基本不丢包,但是 ......
gsy 单片机
采用高通CRS8635的一款蓝牙耳机 功耗评测 数据,分享供交流讨论!
该产品 采用高通CRS8635, 蓝牙版本4.0+,官宣可播放音乐10小时,待机240小时。拆开后没看到电池容量标识,根据功耗评测结果,能估算出产品的电池容量? 功耗评测数据如下: 1.关机状态 ......
cqhzq 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 97  2182  1319  2710  1215  24  18  26  57  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved