电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC181M000DGR

产品描述LVDS Output Clock Oscillator, 181MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC181M000DGR概述

LVDS Output Clock Oscillator, 181MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC181M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率181 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IMX6q核心板UART串口与外接设备UART串口直连问题
我们ZIJI 做的板上用排针将核心板的部分串口接出来 , 然后通过杜邦线与设备的UART串口直连 , 数据量较大, 连接一段时间后,我发现核心板就无法正常工作了。就是将核心板的UART串口与外接设 ......
青城山下 Linux开发
旁瓣消隐技术在雷达中应用
电子对抗在现代战争中的作用日趋重要,没有雷达抗干扰技术的雷达完全失去其发现测定敌人目标的功能。从降低天线旁瓣干扰方面考虑,雷达抗干扰技术主要包括旁瓣对消技术和旁瓣消隐技术,旁瓣对消 ......
btty038 无线连接
我住过的房子成废墟了
今天路过原来学校里的住处(取放在我妹妹房屋处的一些杂物),拆了好长时间了,现在农忙过后来拖旧砖头。 120162...
wangfuchong 聊聊、笑笑、闹闹
《Keil Software –Cx51 编译器用户手册 中文完整版》
很全面啊,呵呵不看后悔啊,初学者快进来...
wanghaixing 51单片机
汇编中条件编译的问题?.if .else
在汇编中想用条件编译,类似C中的if-else结构 但是书中要求.if后面是完全表达式 而我的程序中使用:.if AA=0在编译时会出现问题,提示AA=0是不合法的 AA是在C语言中定义的一个int型数据,在 ......
kidzcw DSP 与 ARM 处理器
单片机接收字节的C程序,请给指点下.谢谢
我在SPI(C语言)上有计算出一个字节,DSP(汇编)上计算出4个字节,然后DSP上的4个字节要一个一个的发送到SPI上进行比较.如果发送的第一个字节就与SPI上的字节相同,就OK.不同的话就继续发下一个字节. ......
fuqiang 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 130  187  566  2088  1588  3  4  12  43  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved