电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC571M000DGR

产品描述LVDS Output Clock Oscillator, 571MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC571M000DGR概述

LVDS Output Clock Oscillator, 571MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC571M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率571 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
尝一下DE1-SoC—人脸检测
本帖最后由 574433742 于 2015-5-12 22:33 编辑 static/image/hrline/4.gif 尝一下DE1-SoC—人脸检测 static/image/hrline/4.gif 关键字:DE1-SoC、Ubuntu、SimpleCV 真 ......
574433742 FPGA/CPLD
2812的PID运算时间?
采用2812自带的AD和一个串行的DA,输出数据及输入数据总共需要花费的时间为40us 加入PID控制后 浮点PID运算共需要时间 333us 定点+移位方式的PID运算共需要时间200us。 请问大家这个是不 ......
martha410 微控制器 MCU
蓝牙拨号器亮点还是鸡肋?
蓝牙拨号器俗称蓝牙子机,是应用于“大屏幕智能手机或带通话功能的平板电脑”的便携通话配件。作为仅是拨接电话、收发短信的PAD/MID伴侣,体积小是蓝牙子机最大的亮点,一般只有名片大小,对于P ......
猫熊 聊聊、笑笑、闹闹
快速掌握步进电机的用法
新手快速入门...
sheng49 电子竞赛
传统单脉冲方法的数学原理及工程实现
结合有关文献,介绍了传统单脉冲方法的数学原理"研究表明,传统单脉冲和差比幅法实际上是一种搜索方位在和波束最大点附近的单目标的有效方法"此外,详细分析了传统单脉冲在具体工程实现中的相关问 ......
JasonYoo 电源技术
蓄电池基本常识100问
之前和leang521在https://bbs.eeworld.com.cn/thread-96234-1-6.html这个帖子里关于电池有一些探讨,在这里特发上蓄电池基本常识100问供大家学习电池相关知识。 简单介绍; 1、什么是一次电池 ......
lixiaohai8211 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1318  2014  2100  636  2887  40  20  6  36  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved