电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB752M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 752MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB752M000DGR概述

CMOS/TTL Output Clock Oscillator, 752MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB752M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率752 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
当访问16位接口SRAM
时,为了能访问8位、16位、32位的变量,STM32的地址线和SRAM的地址线应该怎么连接?附图中的三种地址线连接方式是什么意思?请注意:因为我的理解不准确,我在20楼之前的解释有所误导,请 ......
onlinesh stm32/stm8
MSP430F425 怎么连接控制 LCD1062。
求帮助。LCD1062 与 MSP430F425 链接起来? 就是看不懂的是, LCD上面的E .RW.RS 跟单片机哪个脚链接啊。。...
小明同学 微控制器 MCU
Altera提供10-GbE参考设计,器件全面支持XAUI协议
满足宽带网络和电信应用需求,Altera公司近日宣布,开始面向使用XAUI通信协议的设计人员提供万兆以太网(10GbE)参考设计。网络路由器、企业和城域以太网交换机以及存储交换机中的线路卡和系统控 ......
eeleader FPGA/CPLD
不加限流电阻的情况下,ULN2003的INPUT引脚最大可以输入多少V的电压?
不加限流电阻的情况下,ULN2003的INPUT引脚最大可以输入多少V的电压? 321085 http://www.ti.com/lit/ds/symlink/uln2003a.pdf ...
littleshrimp 综合技术交流
射极跟随器的原理及典型电路
射极跟随器的典型电路:射极跟随器又叫射极输出器,是一种典型的负反馈放大器。从晶体管的连接方法而言,它实际上是共集电极放大器。图中Rb是偏置电阻,C1、Cl是耦合电容。信号从基极输入,从发 ......
Jacktang 模拟与混合信号
申请开发板试用
:lol...
kiilycn 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2120  12  1225  1440  315  53  50  37  57  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved