电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA883M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 883MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA883M000DGR概述

CMOS/TTL Output Clock Oscillator, 883MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA883M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率883 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
刚学51的初学者想请教一下大佬们看下流水灯的程序是哪里有问题
#include "reg52.h" #include typedef unsigned int u16; typedef unsigned char u8;void delay(u16 z);sbit P10=P1^0;#define led P10;void delay(u16 i);{ while(i--); }void main(){ u8 ......
whxxxx 51单片机
PIC33 bootloader 下载谁用过啊 求助
我用的官网给的方案,PDF是AN1094,提示下载成功,但是程序不跑,有做过pic33的bootloader 的 请给我个建议 谢谢了...
freetl Microchip MCU
如何将M4板子的FLASH变成电脑可识别类似U盘的文件,能进行简单的读取操作
如何将M4板子的FLASH变成电脑可识别类似U盘的文件,能进行简单的读取操作,不需要详细的过程,有好心的工程师朋友能提供一下大概的思路不,谢谢!...
zzz77794672 微控制器 MCU
基于AM3359 GPMC异步通信问题
首先介绍一下硬件板设计情况,GPMC片选使用了两个,CS0连接norFlash,CS1连接fpga在和FPGA进行通信的过程中为了提高速度,使用示波器对时序进行抓取进行分析,发现有这样一个问题:在对读写总周 ......
agela505 DSP 与 ARM 处理器
触摸IC的PCB设计经验
触摸按键(触摸感应电极)设计 最近涉及到了触摸类的案子PCB的设计,因为刚接触所以难以避免会遇到些许问题,以下是我在使用阿达电子ADPT005该型号的使用经验介绍。我相信各类触摸IC的设计和 ......
iada2015 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2351  1514  1228  2578  118  48  31  25  52  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved