电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA345M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QA345M000DGR概述

CMOS/TTL Output Clock Oscillator, 345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA345M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率345 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求教怎样将STM32的DMA串口接收到的数据存到一个数组中,然后再用串口发送出来,谢谢
int main(void) { SysTick_Config(SystemCoreClock/1000); LCD_Port_Init(115200); while(1){ if(RxOverFlag2 = 1){ USART_SendString2(USART_RXBUF); USART_SendStri ......
小子不乖1229 嵌入式系统
谁给推荐几本好的教程
rt...
瓜妞妞 嵌入式系统
最近弄了一个PCB,用PADS仿的,实际板子效果不好
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 最近弄了一个PCB,用PADS仿的,实际板子效果不好,再找一个更准的仿真器, ...
kata PCB设计
推荐一本书《南渡北归》
本帖最后由 mmmllb 于 2014-7-3 10:03 编辑 157230 从1921年蔡元培校长振兴北大,1925年清华聘请王国维、梁启超、赵元任、陈寅恪、李济,与北大并肩,后来讲到傅斯年、董作宾、梁思成、 ......
mmmllb 聊聊、笑笑、闹闹
Zigbee芯片的外扩引脚
本人是新手,在看Zigbee封装好的产品时,看到引脚P0口8个,P1口8个,P2口5个。这些端口对应的就是内嵌的8051的P0,P1,P2口吗?如果是的话,没有使用P3口,如何进行复位,读写控制的功能呢?望诸 ......
xinghe0730 无线连接
触摸屏
老师你好: 程序写入芯片后触摸屏程序正常,但是peizhi()子程序aa2乱码,加不了 减不了。请老师指点一下,那有错误。 裴京 #include <iom16v.h>#include <ma ......
裴京 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 151  2336  1767  664  2526  4  48  36  14  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved