电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB599M000BG

产品描述LVPECL Output Clock Oscillator, 599MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB599M000BG概述

LVPECL Output Clock Oscillator, 599MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB599M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率599 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
linux自学笔记(一)请大家批评指正,共同学习
本帖最后由 兰博 于 2018-12-12 14:42 编辑 391586 本人并非程序员,也没学过linux。只是觉得好玩,打算每隔几天抽出点时间,写个笔记,学习一下linux。另外把学习过程和大家分享一下。肯定 ......
兰博 嵌入式系统
LCD显示器部分模块特性
  该K1195被设计成一种用于TFT - LCD显示器模块,具有两个特征点的主要电源类型:(1)为TFT - LCD显示器5通道输出;(2)包括11通道运放在内。  K1195的特点:(1)供电电压:15 V;(2)调节阀电 ......
16楼的窗外 模拟电子
【2022得捷电子创新设计大赛】物料开箱 raspberry Pi 400
从下单到今天收快递等了10多天了,心心念念的raspberry Pi 400到了,首先是一个得捷电子的小箱子,包装还是很到位,里面空余塞满了气泡袋。617982 然后就是塑料袋包装的raspberry Pi 400和打 ......
29447945 DigiKey得捷技术专区
单片机程序架构详解篇
单片机程序架构详解篇 本文给出的单片机处理模式是基于单任务的、无操作系统的开发模式。许多刚入门的工程师当然还没有机会学习和掌握多任务处理的操作系统开发模式。但是,在使用和学习多任 ......
tiankai001 下载中心专版
板上运行的FPGA代码如何防止copy
咨询一下,已经在单板上运行的FPGA的代码如何防止别人通过反熔丝等手段搞出来? ...
heningbo FPGA/CPLD
论坛E金币支持兑换携程任我行礼品卡了!
号外!号外!即日起,论坛E金币支持兑换携程任我行礼品卡了,而且是50~1000任意面值哦{:1_102:} 343711 此卡非同小可,号称一卡在手,玩转地球!具体使用细则请参考携程礼品卡专属页 ......
eric_wang 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2184  1513  1753  2076  1148  31  1  52  34  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved