电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA810M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 810MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA810M000DGR概述

CMOS/TTL Output Clock Oscillator, 810MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA810M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【NUCLEO-L552ZE测评】+开箱及建立开发平台
一、开箱 很幸运获得了STM32L552的评测机会,收到快递后,迫不急待地打开包装开始测试,下图是开发板的外包装图: 516803 开发板包装精美,不失大厂风范。拆开吹塑盒,露出开发的 ......
hujj stm32/stm8
【CN0211】针对无线基础设施的IF带通滤波器切换网络
电路功能与优势图1所示电路的功能是通过IF带通滤波器路由RF信号。该电路使用3个带宽不同的140 MHz IF SAW滤波器和2个ADG904-R SP4T CMOS RF开关。ADG904-R开关控制RF信号通过哪一个带通滤波器。 ......
EEWORLD社区 ADI 工业技术
请教个位大虾个概念问题!
请教个位大虾,WINCE5.0环境下能上能不能用EVC4.0+POCKET2003开发? WINCE版本和开发环境有什么关系?...
lisongying658 嵌入式系统
今年电赛器件清单什么时候公布??
今年电赛器件清单什么时候公布啊,都不知道干嘛,好痛苦。 ...
pdwdzz 电子竞赛
请问要做些与人工智能相关的开关,比如开发交通违章识别系统,需要要学习什么知识
请问要做些与人工智能相关的开关,比如开发交通违章识别系统,需要要学习什么知识 或者开发扫地机器人,自动识别环境,识别并避开障碍物。 ...
深圳小花 机器人开发
没有项目、工程文件的源程序编译解决方法
请教一下,下载到一个软件的源代码,不过没发现.vcp .vcw .dsp .dsw等工程和项目文件,后缀名全部为cpp,h,c等,那么我要怎么能用evc编译这个东西呢 ...
saimingking 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2526  2776  751  1393  2771  45  54  4  1  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved