电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571NCAFREQDG

产品描述LVDS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8
产品类别无源元件    振荡器   
文件大小316KB,共26页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571NCAFREQDG概述

LVDS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8

571NCAFREQDG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TRAY
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率150 ppm
频率稳定性50%
线性度10%
制造商序列号SI571
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
P
R E L I M I N A R Y
D
A TA
S
H E E T
A
N Y
- R
A T E
I
2
C P
R O G R A M M A B L E
XO/VCXO
Features
Any-rate programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Ordering Information:
See page 21.
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are
user-programmable to any output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz with <1 ppb resolution. The device is programmed
via an I
2
C serial interface. Unlike traditional XO/VCXOs where a different
crystal is required for each output frequency, the Si57x uses one fixed-
frequency crystal and a DSPLL clock synthesis IC to provide any-rate
frequency operation. This IC-based approach allows the crystal resonator to
provide exceptional frequency stability and reliability. In addition, DSPLL
clock synthesis provides superior supply noise rejection, simplifying the task
of generating low-jitter clocks in noisy environments typically found in
communication systems.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
Fixed
Frequency
XO
Any-rate
10-1400 MHz
®
DSPLL Clock
Synthesis
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
SDA
OE
GND
CLK–
CLK+
Si571 only
ADC
OE
V
C
GND
Si571
Si570/Si571
Rev. 0.31 8/07
Copyright © 2007 by Silicon Laboratories
This information applies to a product under development. Its characteristics and specifications are subject to change without notice.
关于电磁屏蔽的方式
随着人们对涉密信息零碎电磁走漏发射危害性看法的逐渐加深,在建立涉密信息网络时开端少量采用各种防电磁走漏发射的手段,包括建立电磁屏蔽室、铺设光缆和屏蔽双绞线、运用低辐射设备、红 ......
qwqwqw2088 模拟与混合信号
生病了,感冒了
昨天午睡一会儿起来嗓子部位不舒服 今天没好转,还流鼻涕,感冒了 混混呼呼,还是早点睡觉...
wangfuchong 聊聊、笑笑、闹闹
应用程序做shell的问题。
我要用一个对话框Program1替换explorer.exe做桌面。因为我还有其他程序运行Program2。 重启开机后,如何确定活动窗口在Program2.而不是在Program1上? 我如何才能把Program1做成最底层的窗口 ......
lzscws 嵌入式系统
TDK82uH电感替换
求助啊,有没有什么型号可以替换 ELC0607RA-820JR61-PF(82uH) 这个型号的,这个是TDK的,豆形电感线圈,用做LC振荡的 有什么型号可以推荐替换的? ...
jplzl10000 模拟电子
系统时间保存不了啊
我用2440+Wince5.0,发现系统每次启动的时候系统时间都重置到了2049年1月1号, 与PC机联机不上,而且系统特别慢 请路过的给讲解下阿...
aluoqiang 嵌入式系统
求教:在用ICCAVR编译ucos_II的OS_cpu_s.s文件时,的疑问
我在atmega128上移植ucos—ii的代码,感觉OS_CPU_S.S代码中有一段地址设置如下: SREG=0X3FTCNT2=0X24SPL=0X3DSPH=0X3E 编译后程序无错 但我有疑问就是atmega128定义的地址如下: SREG=0X5 ......
kanyoubao 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2909  169  1167  481  1456  14  27  40  56  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved