电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571KHAFREQDGR

产品描述CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8
产品类别无源元件    振荡器   
文件大小316KB,共26页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571KHAFREQDGR概述

CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8

571KHAFREQDGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最大控制电压1.8 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率105 ppm
频率稳定性20%
线性度10%
制造商序列号SI571
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
P
R E L I M I N A R Y
D
A TA
S
H E E T
A
N Y
- R
A T E
I
2
C P
R O G R A M M A B L E
XO/VCXO
Features
Any-rate programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Ordering Information:
See page 21.
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are
user-programmable to any output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz with <1 ppb resolution. The device is programmed
via an I
2
C serial interface. Unlike traditional XO/VCXOs where a different
crystal is required for each output frequency, the Si57x uses one fixed-
frequency crystal and a DSPLL clock synthesis IC to provide any-rate
frequency operation. This IC-based approach allows the crystal resonator to
provide exceptional frequency stability and reliability. In addition, DSPLL
clock synthesis provides superior supply noise rejection, simplifying the task
of generating low-jitter clocks in noisy environments typically found in
communication systems.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
Fixed
Frequency
XO
Any-rate
10-1400 MHz
®
DSPLL Clock
Synthesis
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
SDA
OE
GND
CLK–
CLK+
Si571 only
ADC
OE
V
C
GND
Si571
Si570/Si571
Rev. 0.31 8/07
Copyright © 2007 by Silicon Laboratories
This information applies to a product under development. Its characteristics and specifications are subject to change without notice.
DC-DC的输出电压和输出阻抗问题
如下电路,VIN=24V,RFB2=10K, RFB1=2.5K时,实际测试,空载输出电压(VOUT处对GND)为6.28V(理论值应该是6.25V)。 现在加上2ohm(精度1%,功率100W)的大功率负载,VOUT处对GND的电压升高 ......
xiaxingxing 电源技术
总结:DC/DC转换电路设计10大原则(图文+案例)
一、DC/DC转换电路设计第一原则 首先,我们应该了解 DC/DC 电源和 DC/DC 转换电路的分类。 DC/DC电源电路也称为 DC/DC 转换电路,主要功能是进行输入/输出电压转换。不同的应用 ......
木犯001号 电源技术
频率跟踪的几种方法,哪个精通这些的,哪怕知道PLL锁相环也好,讲讲实现的原理
频率跟踪的几种方法,哪个精通这些的,哪怕知道PLL锁相环也好,讲讲实现的原理 665799665798 ...
QWE4562009 分立器件
压电陶瓷片参数如何测试
压电陶瓷片参数如何测试 665802 ...
QWE4562009 分立器件
【博流BL606P音视频开发板】 HelloWord项目DownLoad Flash出现问题,期待解决
按照 665813 网站的提示,从安装CDK(V2.18.2)开始,点击新建工程,搜索Helloworld, 665814选择YOC helloworld sdk,选择最新版本V7.6.0 665815 下载后编译正常 665816Do ......
kit7828 玄铁RISC-V活动专区
【行空板 Python编程学习主控板评测五】pinpong库使用
【行空板 Python编程学习主控板评测五】pinpong库使用 一、Pingong库简介 pinpong库是一套控制开源硬件主控板的Python库,基于Firmata协议并兼容MicroPython语法,5分钟即可让你上手 ......
宜城龙山 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 532  240  739  2449  1126  6  34  11  40  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved