电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550BC200M000BG

产品描述LVDS Output Clock Oscillator, 200MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550BC200M000BG概述

LVDS Output Clock Oscillator, 200MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550BC200M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率150 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率200 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
【国产RISC-V Linux板 昉·星光VisionFive试用报告】环境准备-设计数据表
【目的】建立数据表1、用户信息,用于以后的登录。2、被采样人员信息表。3、采样信息表。 1、用户信息用于以后登录认证: 612521 2、被采样人员信息表 612516 3、 采信 ......
lugl4313820 国产芯片交流
Verilog HDL的基础知识.pdf
Verilog HDL的基础知识.pdf ...
zxopenljx FPGA/CPLD
本人高富帅,用的是你们没见过的示波器
本帖最后由 电子嗷嗷叫 于 2014-6-9 14:40 编辑 1楼嘚瑟专用....152768...
电子嗷嗷叫 测试/测量
为什么12864显示不完整,循环显示是乱码
本帖最后由 wsnjp 于 2016-7-22 22:21 编辑 为什么12864显示不完整,循环显示是乱码. atmaga16单片机的程序。这是我的程序,附件里,不加循环就是去掉while(1){} ...
wsnjp 单片机
数字图像自嵌入方法研究
本帖最后由 paulhyde 于 2014-9-15 09:33 编辑 多媒 体 信 息的广泛应用使数字图像和视频的安全性越来越受到关注,媒体的完整性是其一个重要方面;自嵌入技术将媒体信息嵌入到自身中,在证据保 ......
clark 电子竞赛
三地电信低调推进IPTV招标工作
三地电信低调推进IPTV招标工作 2006-8-3 尽管不同部门不同系统之间的利益纠纷阻碍着IPTV(即交互式网络电视)发展,但国内不少省市的固网运营商仍在陆续跟进这一尚待开挖的市场。 在上海IPT ......
hkn 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 337  2151  1379  376  1888  39  26  7  16  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved