电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB99M0000BGR

产品描述LVPECL Output Clock Oscillator, 99MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MB99M0000BGR概述

LVPECL Output Clock Oscillator, 99MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB99M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率99 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
怎样学习单片机?
各位大侠,我看了几遍单片机的书,感觉没什么进步,请问怎样才能把单片机学好呢?...
jiangyebula 嵌入式系统
最近我开始玩余额宝,大家有玩的没?
二十多天前我从 新闻知道支付宝多个余额宝,就投了一百块试试看。果然,每天收益一分钱,然后还能免手续费提现,我就把所有钱都砸进去了,一共三千二。现在每天收益三毛八到三毛九。我这算不算 ......
gaoyang9992006 聊聊、笑笑、闹闹
运放电路分析基础
运放电路分析基础 首先提一下分析的误差因素: A.运放的非理想因素(直流部分): 运算放大器的输入结构: 1.失调电压(Offset Voltage): 该参数表示使输出电压为零时需要在输入端 ......
yulzhu 模拟电子
obj文件不是目标程序把?是啥文件,啥意思呀?.exe才是二进制文件。
obj文件不是目标程序把?是啥文件,啥意思呀?.exe才是二进制文件。...
johnners 嵌入式系统
如何理解80286微处理器的虚地址保护模式寻址???
请问有哪位高手能将“80286微处理器的虚地址保护模式的寻址”的方法介绍一下啊,本人看了书还不怎么明白,有点晕乎乎的感觉,希望尽量说得让人容易懂一些,拜托啦,谢谢!!!...
wangkekill 嵌入式系统
整理了一下OLED的驱动
整理了一下OLED的驱动,现在支持中文显示(8*16),8*8的字符显示,下划线,字符反白发上来给大家参考一下。...
dyc1229 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 392  1919  2327  2571  528  44  39  45  51  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved