电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB452M000DGR

产品描述LVDS Output Clock Oscillator, 452MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NB452M000DGR概述

LVDS Output Clock Oscillator, 452MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB452M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率452 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
今天愤怒了一下
哎…… 晚上去上自习,自习室里面就三个人,好安静,先感叹下这年头上自习的人少啊 可是后来不幸的事情发生了…… 来了一对情侣, 在教室里就亲亲我我的~ 受不了%……说悄悄话不能出去 ......
angelinzy 聊聊、笑笑、闹闹
keil仿真时的小问题
我在我的开发板上用KEIL进行仿真,可是却发现程序一跑就停在了地址为0X00000068的地方,各位大侠帮帮忙~...
ttyugg 嵌入式系统
在那里修改向LCD发送的数据
我用的开发板是S3C2410的开发板,目前往LCD屏幕中发送的显示数据,每个像素的R,G,B值都达不到8位,即总共不是24根数据线,(目前好象数据线是16根).所以在屏幕上显示的图象的灰度不是特别好.所以,我 ......
illino 嵌入式系统
双管正激变换器交错并联的方法比较
双管正激变换器交错并联的方法比较...
zbz0529 模拟电子
用单片机如何实现对台式电脑软驱的读写控制?
请教各位单片机专家:如果我想用单片机对台式电脑的软驱进行读写控制的话,能否实现呢?要实现这个功能,是直接把单片机接到软驱上就能实现呢?还是说要实现这个功能,除了要有单片机外,还需要设计对 ......
ahwangbang 嵌入式系统
双电压比较器LM393,如图所示,电压比较的公式是什么
双电压比较器LM393,如图所示,电压比较的公式是什么 ...
chuzhaonan 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2613  250  1542  884  1104  12  58  50  57  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved