电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA216M000BGR

产品描述LVPECL Output Clock Oscillator, 216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA216M000BGR概述

LVPECL Output Clock Oscillator, 216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA216M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率216 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请问这个0.002欧的贴片电阻能用0欧的贴片代替吗
请问这个0.002欧的贴片电阻能用0欧的贴片代替吗 ...
electricor 电源技术
关于XILINX软核问题?
碰到这样的一个问题,执行下面这一段 C语言程序时(单步执行),执行到第四行时,它并没有接着执行第五行,而是接着返回第三行执行,再接着执行第四行,接下来是第五行了。这是什么原因?恳请知 ......
eeleader FPGA/CPLD
XC3S200A上跑openmps430_gcc编译点灯程序
开篇贴:openmsp430_在XC3S200A上实现_XuLA原型板 好了,想了想还是适合在msp430专区来发吧,上一篇帖子在fpga专区。这篇帖子主要介绍如何给软核的msp430写个点灯程序,用的msp430-gcc编译器 ......
lyzhangxiang 微控制器 MCU
弱弱问一句:有没有人会threadx的?
这个东西和UCOS有什么区别?...
jxb01033016 嵌入式系统
日本精工将发布电子纸手表
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 人类在腕表表盘显示历史上的又一大突破即将诞生,继机械表、石英表、液晶显示之后,精工开始采用电子纸来制作表盘,电子纸产品极为节能, ......
探路者 消费电子
一个朋友刚毕业月薪9000
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 还在念书的朋友,建议大家更用心一些,有一个朋友,今年刚毕业入职月薪9000,他的学校很一般,这哥们的水平比很多应届 ......
kata 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 696  16  2575  474  2755  17  24  36  11  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved