电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA1298M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1298MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DA1298M00DG概述

CMOS/TTL Output Clock Oscillator, 1298MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA1298M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1298 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求问大佬们,我的这个DS12c887时钟芯片为什么秒数读出来是乱的
大佬们,是这样的,我正在学习时钟芯片的使用,然后到这读取秒数时,读不出来,总是乱码,我感觉我的初始化,读秒没什么问题啊。请大家帮忙看看,谢谢了 这是程序 #include #define uchar un ......
入门者lin 51单片机
瑞萨四轴飞控开源代码
MPU6050+NRF2401...
630853134 电子竞赛
我决定了,自己学单片机!
总以军人自居,面对绝对权威的老师,老师是好老师,但是价格要1600,多亏考试时间紧就推迟了,当初我也没去捉摸,现在想来真是太浪费了。要自己搞!...
zxpla 单片机
LPC54102 FFT 应用 求婚神器
本帖最后由 littleshrimp 于 2015-4-14 14:15 编辑 这是一个求婚必备的神器?想象一下,你和你相处多年的女朋友两人走进一间黑屋,屋里没有一点声音,当你牵着女朋友的手走到黑屋的中央,音 ......
littleshrimp NXP MCU
TL431的恒流源电路
设计了一个基于TL431的恒流源电路,如下图所示。 图中选用的是PMOS BSS84P,其导通电压是-1~-1.2V。但是实际调试发现431工作不正常。测得PMOS g级对地电压为1.7V,PT100上压降是2.2V,R5压降是 ......
dlcnight 电源技术
Foundations of Analog and Digital Electronic Circuits (模拟和数字电子电路基础)
不是有没有人上传过这本书从大学一年级学到现在出了社会工作了,作用还是很大和在它身上学到应用上的很多 我上传的是英文版 144905 ...
PENGSHIFANG 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1302  1664  1232  239  265  52  24  49  2  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved