电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB652M000DG

产品描述LVDS Output Clock Oscillator, 652MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NB652M000DG概述

LVDS Output Clock Oscillator, 652MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB652M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率652 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
单片开关电源设计200例(第2版)
《单片开关电源设计200例》全面、深入、系统地阐述了单片开关电源的实用电路设计。精选了最具代表性的200个设计实例,分成通用开关电源、DC/DC变换器、电源适配器、蓄电池充电器、家用电器电源 ......
arui1999 下载中心专版
到底是“谁”在影响城市公共安全
城市生活更加复杂使各种新风险应运而生。城市居民收入增加,消费水平提高,生活日新月异,人们日常生活方式和生活工具也出现了新的变化。在需求层次提升的同时,也伴生着新的安全风险。比如,汽 ......
xyh_521 工业自动化与控制
48V电源的PCB设计注意事项
前面讲了许多电源的相关知识,那么在当前的高速PCB设计中,48V电源有哪些需要重视的注意事项呢?48V在布局时的注意事项1. 保险管尽量靠近电源接口2. 同类型电路尽量集中布局,不同类型电路尽量 ......
板儿妹0517 PCB设计
f769裸机移植lwip
本帖最后由 star_66666 于 2016-12-20 00:28 编辑 本次主要讨论裸机移植lwip,由于最近比较忙,暂且用库函数实现 第一步是看f769discovery的原理图 274016274017274018 由图可知, ......
star_66666 stm32/stm8
高速ADC的低抖动时钟设计
来源:电子设计应用 作者:赵继勇 彭飞 引言 ADC是现代数字解调器和软件无线电接收机中连接模拟信号处理部分和数字信号处理部分的桥梁,其性能在很大程度上决定了接收机的整体性能。在A/D转换 ......
fighting 模拟与混合信号
单片机控制无线模块可能出现的问题
假设发一个AT命令,如果成功返回OK,则程序继续进行,如果没有返回OK怎么处理呢。不知道大家有用过AT命令的吗,请指教一下吧。 ...
emily_1105 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 143  1305  941  1490  470  1  33  26  54  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved