电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC1256M00DG

产品描述LVPECL Output Clock Oscillator, 1256MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EC1256M00DG概述

LVPECL Output Clock Oscillator, 1256MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC1256M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1256 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请大家帮我看看这段串口接收中断代码有什么问题?
小弟恳请各位大侠挤出宝贵时间帮我看一下这个问题,我是用串口接收中断接收数据 可是为什么每次进入中断都会死在里面出不来?单步运行后发现,每次进接收中断后只能接收到数据帧的第一个字节, ......
luhezhangjian stm32/stm8
请问以太网收数据时那个tcp_receive如何操作收到的数据?
如题,tcp_receive()传入的参数只有一个pcb,那怎么操作缓冲区里收到的数据,调用什么?谢谢!...
silverknights 微控制器 MCU
安全认证测试的几个常见问题
177046 eeworldpostqq...
kevin.di 电源技术
关于MSP430F2系列问题
各位好!我是在MSP430F2系列的头文件intrinsic.h里看到了_EINT()和BIS_SR()函数,但我希望能看到_EINT()和BIS_SR()函数里面的原始代码,怎么也找不到?查看MSP430F2系列User Guide没有相关信息 ......
BISON_123 微控制器 MCU
求教:怎么给PCI转串口卡写inf?
我做了一个PCI转串口驱动,安装驱动后,只有在注册表这里添加新的串口(比如COM7),超级终端才有COM7这一项! 怎么写PCI转串口驱动的inf,安装以后系统自动识别添加了一个COM口! ...
hsywgf 嵌入式系统
反向衰减器,G=-0.1……会不稳定吗?
反向衰减器,G=-0.1……会不稳定吗? 作者: TI专家 Bruce Trump 翻译: TI信号链工程师 Michael Huang (黄翔) 单位增益稳定的运放在增益大于等于1的情况下是稳定的,增益更小的时候还 ......
7leaves 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 272  569  1730  2648  446  22  5  24  9  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved