电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AC622M080BG

产品描述LVPECL Output Clock Oscillator, 622.08MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550AC622M080BG概述

LVPECL Output Clock Oscillator, 622.08MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550AC622M080BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最大控制电压3.63 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率150 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率622.08 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
lis35de重力加速度问题
最近写一个意法的重力加速度传感器lis35de的驱动程序,我有一些问题不懂,驱动调不通。 1、文档上说当传感器静止在水平面时,z轴的加速度为1g?我想问这是为什么啊?都静止了加速度不是为0吗? ......
transhuman 嵌入式系统
句句经典,总有一句适合你
句句经典,总有一句适合你 1,绅士无非就是耐心的狼。 2,老鼠嘲笑猫的时候,身旁必有一个洞。 3,女人吻男人是一种幸福,男人吻女人是一种口福。 4,男人:二十岁的时候,是半成品; ......
站在山顶 聊聊、笑笑、闹闹
征集 TI Stellaris 疑难杂症
EEWORLD的网友们,你们好,在过去的一年中,我们EEWORLD论坛【最爱 TI Stellaris!】板块推出了很多的精彩的活动,得到了各位网友的踊跃参与,很多网友都参与试用并最终拥有了论坛发放的宝贵的L ......
academic 微控制器 MCU
程序烧写进FLASH后,无法进入中断
DSP2812, 工作时钟150MHZ,调试时将程序下载至外扩RAM,正常运行,中断都能进去;调试成功后将程序烧写至内部FLASH,主程序运行正常,主循环里的指示灯一直在闪烁,程序里共三个中断:CPUTIMER0,CAP1,T1 ......
hong7817 微控制器 MCU
如何学习51单片机的自我理解
最近我也一直在学51单片机分享一下我最近的感受,本来想直接学sm32的但是想了一下还是51更适合初学者,等51完全掌握在去学stm32,相信2到3个月就能学会。 首先语言方面 那肯定是C语 ......
是函数呀 51单片机
SDRAM串口实验之依样画葫芦(verilog)
前一段时间在这里申请了开发板,然后一直没来得及做实验,平时太忙。上周花了一天的时间把别人verilog(最初始是特权)写的SDRAM串口读写例程改了改,并添加了一些时序约束,最终跑通了。为什么 ......
luyaker FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 658  263  2803  155  832  53  10  2  44  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved