电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AA000240BG

产品描述LVPECL Output Clock Oscillator, 690.75059MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

552AA000240BG概述

LVPECL Output Clock Oscillator, 690.75059MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552AA000240BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 669.32658 MHZ
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性100%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率690.75059 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
2407的PDPINA
关于欠压、过流保护等,我将它们相与后接到2407的PDPINA,要不要再用软件处理? 谢谢!...
k77777 微控制器 MCU
【低功耗】低功耗FPGA设计技术
一、前言 随着系统功率预算的不断紧缩,迫切需要新型低功率元器件。对通信基础设施而言,电路板冷却、机箱体积小型化以及系统可靠性在系统设计中都起着重要的作用。对e-应用,电池寿命、热耗散 ......
hangsky FPGA/CPLD
期待LM3S9B96的EPI外扩功能
之前小组使用ADI的ADuC7026做一个摄像头相关的实验,有限的外扩容量4*64KB真是捉襟见肘 相比之下,LM3S9B96除了内核为M3之外,通过EPI可以外扩512Mbit的SDRAM,相当期待 不过如果想做复杂些 ......
lxocean 微控制器 MCU
msp430f5438l 连接硬件出错
Fatal error: Could not find device (or device not supported) Session aborted! 求各位大神,如何解决 本人初学者!!!...
麦子天堂 微控制器 MCU
我想要键盘子程序
键盘子程序 1 用中断方式编写 2用查询方式编写 即用两种方法编写子程序 然后编写一个程序将转换值在数码管上显示出来 急用 要交实验报告 谢谢了 ...
petrified 嵌入式系统
请教一下高手这个开关电源输出电路的控制原理如何实现的?
这是一款输出28V,3A的开关电源,CZ5是供给电机的,K2的高低电平控制CZ5的输出到底有无有无,请问一下高手这个控制是如何实现的,谢谢!! 36789...
蜗牛也是牛 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 912  1498  1792  1567  2920  5  35  21  29  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved