电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CA18M0000BGR

产品描述CMOS Output Clock Oscillator, 18MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530CA18M0000BGR概述

CMOS Output Clock Oscillator, 18MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530CA18M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率18 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
瑞萨CPK-RA6M4 开发板测评--搭建环境&UART
测评背景: 首先感谢论坛提供的机会让我能够有这次测评机会,之前一直使用瑞萨的RX系列芯片。最近瑞萨也一直在推荐他们厂商的RA系列, 并推荐使用瑞萨厂商的e2 Studio开发环境, ......
chen@peng 瑞萨MCU/MPU
wince5.0添加普通串口驱动问题
我的开发板是三星的s3c2410a的,bsp包是厂家提供的,操作系统是wince5.0.板子上有两个串口,一个是调试串口,另一个是普通串口,调试串口可以正常使用,普通串口不能用,问了技术支持说是操作系统 ......
fengjia 嵌入式系统
看个程序!!!
我是用keil c编写的这个程序是一个子程序,别的都通过了,就这一段有问题,编译过不去,但又不报具体哪错了,大家看看,我急用。 void rocker(void) { ......
guowangguo 嵌入式系统
时序基准问题
计算机组成里面提到系统时钟提供时序基准 不明白什么是时钟信号, 还有不明白为什么会形成像这样的时序基准----____-----_____---- 不明白为什么时序基准可以和读写这样的操作结合起来 为什 ......
felixty 嵌入式系统
意法半导体(ST)先进无线充电芯片让手机和平板充电速度更快
新的充电控制器支持最新的更快的智能手机和平板电脑充电标准(Qi Extended Power) 设备存在检测和充电安全专利技术,以及同级最好的待机功耗,让设备具有最出色的用户体验和充电效率 中国, ......
okhxyyo stm32/stm8
转载 某QQ群看到,挺形象的《电磁波的传递动画》 制作:冬瓜头
动画效果,还是传文件吧eeworldpostqq...
杨柳青年 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2488  10  1169  799  1222  10  4  12  44  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved