电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530TA11M0000BGR

产品描述CMOS Output Clock Oscillator, 11MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530TA11M0000BGR概述

CMOS Output Clock Oscillator, 11MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530TA11M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率11 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
综合测评成绩什么时候出来啊
本帖最后由 paulhyde 于 2014-9-15 03:06 编辑 我们四个波形出了两个,不知道算什么水平。感觉很垃圾,发挥的不怎样,面包板上好好地,焊上电路板就不行了。等待结果啊,感觉会被刷,可是又很 ......
风的呼唤 电子竞赛
土地整理软件 GLand
GLand 针对目前土地整理规划设计工作中的技术难点--土方计算,采用先进的计算模型,适合各种复杂地形情况,使得计算过程更智能,计算结果更准确,化繁复为简单;软件具有良好的交互性,界面友好 ......
homeland 嵌入式系统
ADX调试时,跳到一大堆dci指令.ADS的设置按照芯片手册,应该不会错.大家帮帮忙.
ADX调试时,跳到一大堆dci指令. ADS的设置按照芯片手册,应该不会错. 大家帮帮忙....
aweyfan 嵌入式系统
自适应前馈射频功率放大器设计
自适应前馈射频功率放大器设计...
fighting 无线连接
嵌入式ARM9下双口RAM的实现问题
在嵌入式ARM9平台,LINUX系统,双口RAM驱动中能实现它的配置初始化吗?就是双口RAM需要的总线周期、数据位数、占用ARM的哪个bank等配置信息?还是应该在bootload中就应该初始化了啊?希望各 ......
gonglong ARM技术
【Helper2416】收到板子,学习计划走起!
刚接到一个无名字的电话,说让去门口取一下快递,拿到后看着君益兴的盒子有点懵:我好像没买啥东西啊,等拆开之后才恍然大悟——厂家的速度好快。一定要学好!...
ccgzkr 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1594  107  683  491  2654  40  50  3  57  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved