电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1074M00BG

产品描述LVPECL Output Clock Oscillator, 1074MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA1074M00BG概述

LVPECL Output Clock Oscillator, 1074MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1074M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1074 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【树莓派Pico评测】树莓派pico的CCSDK和fuzix系统
本帖最后由 ly87802541 于 2021-4-4 22:59 编辑 既然想体验下有Unix on rp2040 of pico之称的fuzix这个开放源码rtos,则不得不把pico有关的SDK和开发工具链下载下来并且安装好,以此来自己编 ......
ly87802541 MicroPython开源版块
分享MSP430大量寄存器如何处理的问题
MSP430寄存器太多了,把每一个都记住实在太难。所以,建议是,学习的时候,把重要的常用的寄存器记住。 至于其它众多寄存器,大家只需要有一个印象,知道这些寄存器可以控制 ......
fish001 微控制器 MCU
开始学dsp了!开篇帖
最近准备学习dsp了,准备做个记录,以帖子的形式来写。 一是激励自己坚持学下去,二是希望遇到问题大家互相讨论,能得到大家的帮助,也希望能给其他想学的人做个参考。 我没有dsp的基 ......
一个小白 DSP 与 ARM 处理器
界面显示OnPaint时,按钮还没刷新显示,这时候按钮位置的小黑框怎么解决?
RT,做界面时碰到这个问题!在界面显示的时候可以看到一个小黑框闪一下,按钮多的时候就很明显了,搞了很久也没解决。。。求高手赐教!!!...
hezhengli 嵌入式系统
【晒样片】+TI设计套装
167346167347已经不是第一次向TI公司申请样品了,但是每次收到TI的样品还是很高兴的,秀秀这次的收获吧。哈哈,又申请到了2颗MSP430,每次申请必要的!:loveliness:不过在之前申请过了2次,以前 ......
不足论 TI技术论坛
求救 高手进
我想实现:在一个屋子里布置四个温湿度传感器,之后把这四组数据集中显示在一个显示屏上。 请问怎么解决!...
单单1 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 489  445  353  1895  53  56  11  37  48  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved