电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB979M000BG

产品描述LVPECL Output Clock Oscillator, 979MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB979M000BG概述

LVPECL Output Clock Oscillator, 979MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB979M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率979 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
有哪位知道这样的机械开关哪里可以买到
帮别人修理设备,其中这个开关不能用了,我去的时候她们已经把它掰断了,不知道这种开关是什么,在哪里可以买到一模一样的,要不然只能再做一个了,也不知道那个设备的工作原理,求助见多识广的 ......
flashtt 模拟电子
电感下面要不要敷铜到地?
1.电感下面最好不要走信号线,会受到严重干扰,特别是用于DCDC的电感,电感上的DI/DT很大,会产生很大的磁场; 2.那么电感下面要不要搞一层完整的地呢? 地可以起到一个屏蔽作用,还可以 ......
sfcsdc PCB设计
ARM7芯片哪个口接按键?
我想用D1口接按键,可以吗? 用什么指令可以让D1口设置为高电平?(MOV D1 #0FFH行吗?)...
moffice ARM技术
LTC4368 过压欠压值计算问题
我在用到ltc4368时计算过压欠压的分压电阻遇到了一些问题,希望各位大神能帮忙解决一下: 1.SHDN引脚,这个引脚,我看有些是连接电阻,有些是不连,而我查都没有查到关于这个引脚涉及到的计算 ......
songwei2030 ADI 工业技术
TI8168 DSP算法开发流程
一、DM8168及本文简介 2010年,TI推出的最新媒体处理器TMS320DM8168作为一款多通道高清SOC系统芯片,集成了1GHz主频Cortex-A8 ARM核与lGHz主频C674x的DSP核,并且集成了3个新版本的HDVIC ......
Jacktang 微控制器 MCU
Altium Designer中如何自定义快捷键
灵活的使用快捷键可以让你的工作效率得到提高,同样,AltiumDesigner也给大家提供了许许多多的快捷键,如图1所示,点击界面右下角标签栏的shortcut选项,会弹出shortcut对话框,在这里我们可以 ......
okhxyyo PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1415  1570  751  884  1305  3  37  22  33  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved