电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB823M000BGR

产品描述LVPECL Output Clock Oscillator, 823MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB823M000BGR概述

LVPECL Output Clock Oscillator, 823MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB823M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率823 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
更新个人资料 赢惊喜大礼(大礼有福禄克掌上万用表哦)
很久以前,我就说过,经常光顾论坛,时不时的就会有惊喜:pleased:今天,要给大家带来一个大surprise,是这样拼的吧:puzzle: 点击下面的链接,只需更新个人资料,如:姓名、手机 ......
eric_wang 综合技术交流
wm_lbuttondblclk消息无法获取到,用SPY++也没有显示此消息,请指教。
准备处理WM_LBUTTONDBLCLK消息,发现并没有此消息,WM_LBUTTONDOWN则有。 用SPY++看也没有WM_LBUTTONDBLCLK消息,为什么呀。...
spring0122 嵌入式系统
请帮忙分析一下这个电路。。
请高手帮忙分析一下这个电路。...
任少华 模拟与混合信号
430的SPI和UART使用同一个寄存器发送数据?能同时应用么/
要同时应用SPI和UART,看了一下,好象是同一个寄存器发送数据啊,怎么SPI发送数据还要设置UART的拨特率啊?请高手\解释~!谢谢!...
merryimage 微控制器 MCU
找不到drv5402.lib
本人新手,想请教一个很弱的问题。 我已经安装了CCStudio v3.3,打开以前同事写的工程时,提示 找不到“C:\TI\c5400\dsk5402\lib\drv5402.lib” 和 “C:\TI\c5400\dsk5402\lib\dsk5402.lib”. ......
wenhua2199 微控制器 MCU
还好内屏没坏
前几天搬东西砸坏了,今天下个程序测试一下,还好内屏没坏{:1_138:}...
littleshrimp 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2915  1025  2497  2902  1897  1  45  28  33  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved