电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KC1282M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1282MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531KC1282M00DG概述

CMOS/TTL Output Clock Oscillator, 1282MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KC1282M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1282 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【问TI】关于运放TH3120
https://bbs.eeworld.com.cn/thread-226087-1-1.html 这个是早先我使用Ti的TH3120遇到的问题,一直没有得到解决...
wulei19880906 模拟与混合信号
adc
采样时间=(4 x ADC12CLK x N) + ( 13 xADC12CLK/Fadc12clk)) 我不太懂这个的计算,前面的clk和后面的Fadcclk都指什么?能不能教一下具体这个时间怎么算?谢谢大家了...
小粮zz 微控制器 MCU
求单片机C程序设计教程
现在我已经会运用C语言,懂得单片机的基本原理,想学单片机的C程序设计,哪位高人能不能推荐一下这方面的书??...
百胜电子 嵌入式系统
USB
51单片机的通讯口不够用的了,想用USB与上位机通讯,我查了几种芯片,PDIUSBD12、USBN9602、SL811、ch375等,不需要读写U盘,只进行通讯,好像PDIUSBD12用的比较多,比较稳定。谁能给提供个性能 ......
wy3168 单片机
循环冗余检验(CRC)原理与实现(中文)
不好意思,我的资料是从网上下的,应是分享 循环冗余检验(CRC)原理与实现(中文) 做DSP最应该懂得157个问题....
jsznbzas DSP 与 ARM 处理器
有谁做过模糊控制!!
我想请问一下,模糊化接口如何做,一个精确的数值用三角函数隶属的方法模糊化,用程序如何表达? 能不能说说 意思, 这个模糊化到底如何搞的呢?...
tianix 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2200  1104  1680  2288  57  25  37  45  29  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved