电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA461M000DGR

产品描述LVDS Output Clock Oscillator, 461MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA461M000DGR概述

LVDS Output Clock Oscillator, 461MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA461M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率461 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
触摸屏驱动笔记
 触摸屏驱动笔记 这是我看韦东山第2期视频触摸屏驱动的一些笔记,记录方便以后学习。 触摸屏归纳为输入子系统,这里主要是针对电阻屏,其使用过程如下 当用触摸笔按下时,产生中断。 ......
2273431063 Linux开发
220V开关电源的问题
想自己设计个开关电源玩一下;望各位大神不吝赐教,在此感谢220V输入的开关电源;我的输出只要求一个LED灯能点亮就行;保护电路中我的保险管取多大的电流0.5A,1A或者有没有更小的 ...
NJMKL 电源技术
请教uclinux不执行/etc/rc的问题
uclinux 2.4,s3c44b0x的开发板, 默认不支持jffs2,我照着搜到的步骤修改了内核配置, 然后 make menuconfig ... 一路下来,将uclinux_rom.bin烧到了板子上, 启动后发现 /etc/rc 没有执 ......
sxslhaopeng Linux开发
为什么2407在线调试不好使
我画了块板子,烧写能写进去。但是调试的时候(用CY7C1021)不怎么好使,进去过,但是一会又不好使了,复位/JTAG等引脚总是有干扰信号(MP=0时没有这个信号),是我的板子画得不好,有干扰了吗...
kenan6615 微控制器 MCU
EEWORLD大学堂----ISO 7637
ISO 7637:https://training.eeworld.com.cn/course/4958...
wanglan123 电源技术
DCS-Control -----TI的新名词
DCS-Control™ (Direct Control with Seamless Transition into Power Save Mode), 即直接转换到少电模式的直接控制(--- 个人翻译,有可能不准,请大家指正) 看TI的解释,也未发现与 ......
dontium TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1809  722  2691  2062  1835  15  18  5  6  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved