电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA586M000DGR

产品描述LVDS Output Clock Oscillator, 586MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BA586M000DGR概述

LVDS Output Clock Oscillator, 586MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA586M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率586 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
相位可调射频有源移相器设计
摘要:采用PIN管和射频运算放大器构成中心频率100 MHz的二级一阶可调移相器.相位调节范围0度到240度,输出信号幅度变化小于1 dB....
JasonYoo 无线连接
Altium Dexigner 6.8大家感觉好用吗?
第一次画图是用的Protel99,之后就是99SE,现在用的是Altium Dexigner 6.8,但我在画原理图与原理图总线网络连接载入PCB时为何有常常连接不到?但有时可以连接.搞得我像喝了几两酒似的.在线有朋友是 ......
jinpost 嵌入式系统
flash和文件信息存储的路径问题
请问一下在嵌入式中文件的存储路径是怎么搞的,就拿展讯平台来说.他的存储是怎么个流程的?在驱动程序中是怎么实现的? ...
KESKY 嵌入式系统
【2011年国赛试题讨论帖】H题:波形采集、存储与回放系统
    2011年全国大学生大赛试题已经公布,参赛者关于大赛H题有任何疑问,可以在此跟帖提出!    期待坛子里热心的朋友给大家提供帮助!同时EEWORLD论坛将会请资深工程师帮大 ......
EEWORLD社区 电子竞赛
谁知道GD32的输入如捕获功能如何初始化
下面的代码是我依照网上的资料编写的GD32F303CBT6的输入捕获功能,使用的是PA0,和TIME4_CH0,PA0引脚已经输入1KHZ的50%的信号。 #include "gd32f30x.h" #include "gd32f303c_start.h" #i ......
bigbat GD32 MCU
关于FUTABA S3010 的详细资料
搜集的网上比较全的资料。需要的可以看看,不用到处乱找了。...
范小川 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2337  282  1021  892  490  49  24  35  21  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved