电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA137M000DG

产品描述LVPECL Output Clock Oscillator, 137MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA137M000DG概述

LVPECL Output Clock Oscillator, 137MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA137M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率137 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
工业4.0脱机运动控制系统
...
liuquan3000 stm32/stm8
LPC800 mini kit哪有卖的?
想求两块 LPC800 mini kit,没用过NXP的片子,想试试效果怎么样,发现NXP网站居然没有申请样品的地方,淘宝上也没搜到,如果以后买LPC800系列的片子的话有点不方便了。...
cout NXP MCU
陶瓷电容 vs 电解电容
陶瓷电容和电解电容的使用场合分别是什么呢?选电容的时候,主要看哪些参数呢?封装怎么选?一般的贴片电容都是陶瓷电容吗? ...
静静地期待 电源技术
请高手帮我看看,我不知道错在那里,谢谢!!!!!!!!
SWEI EQU 20H GWEI EQU 21H FZHI EQU 30H XHUAN EQU 80H START: MOV FZHI,#00H HERE: MOV XHUAN,#05H LOOP1:MOV R1,#0AH LOOP2:MOV A,FZHI MOV B,#0AH DIV AB MOV SWEI,A MOV GWEI ......
万水千山走遍 单片机
1GHz以上的Oscillator设计求助
现在需要设计一个1175MHz的oscillator, 我看了一下一些PLL的data sheet, 是不是里面phase detector的最高频率就是我需要使用晶振的最高频率,而VCO centre frequency 就是这个PLL能产生的最高频 ......
wrainp 无线连接
周立功的UART中断接收例程不能用
void __irq Uart1_Handler(void) { uint8 i; if ((U1IIR & 0x0F) == 0x04) { rcv_new1 = 1; // 设置接收到新的数据标志 for (i=0; i...
zhangdawei2000 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2023  1407  2873  2123  445  24  55  28  54  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved