电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA287M000DG

产品描述LVPECL Output Clock Oscillator, 287MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA287M000DG概述

LVPECL Output Clock Oscillator, 287MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA287M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率287 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
问题讨论1
电机驱动有MC33886和L298N, 两种;我想设计成串口控制,大家有什么异议没有? 原理图:https://bbs.eeworld.com.cn/thread-334121-1-1.html ps:串口控制:模块板上有一块mcu负责产生PWM ......
kevinrobot DIY/开源硬件专区
问题
小白问题多,启明stm32f407的pwm波输出如何用示波器测试? ...
结束是开始 stm32/stm8
拜托高手急求 频率提取(FFT)的matable实现 程序 图形 结果
小弟近日有个实验课题,弄了好久没弄明白对于matable和数字信号处理小弟是纯白菜~ 这东西对我还很重要 希望高手能帮帮忙!!! 在这里万分感谢 1.初始信号为两个正弦波的叠加,频率分别为 ......
hongyuedike 嵌入式系统
pic单片机
嗨大家好 我现在准备学学PIC单片机,所以想买本和PIC单片机相关的书籍看看。(就是pic单片机的入门书籍 是C语言的) 因为我在北航网站上看到了和这相关的书籍太多了,不知道买那本好,所以到这 ......
649631964 Microchip MCU
555时基电路基本工作模式
  555时基电路内部及引脚图(与6脚连接的电压比较器输出接RS触发器R端,与2脚连接的电压比较器输出接S端,触发器的Q端接3脚): 各脚功能:   ①接地;②触发;③输出;④复 ......
cawyai23 模拟电子
对地址文件,才能到单片机上运行,请问连接定位器怎么开发?可以说说思路吗?
对地址文件,才能到单片机上运行,请问连接定位器怎么开发?可以说说思路吗?...
wgxys2007 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2162  778  2190  43  61  22  10  45  15  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved