电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC436M000DG

产品描述LVDS Output Clock Oscillator, 436MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SC436M000DG概述

LVDS Output Clock Oscillator, 436MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC436M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率436 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
键盘上特殊功能键原理是什么?
我的罗技键盘无需专门软件支持(不用装驱动),上面有一些特殊功能键按下后可打开计算器、MediaPlay、增大音量,降低音量等。我想知道其是如何实现的?...
mars_v 嵌入式系统
整流杂谈(三)
本帖最后由 maychang 于 2016-3-2 22:36 编辑 在《整流杂谈(二)》中,我们谈到了全波整流电容滤波电路,如图01。 232047 并且分析了全波整流电容滤波的电流波形,如图02。黑色曲线是绕组电 ......
maychang 电源技术
PIC16F684IO口输出问题
本人用MPLAB IDE V8.92写一个PIC16F684控制端口程序,发现RC0端口与RC5端口一起用时, RC0无输出RC5 正常输出,而RC0也自有在RC5一起运用时无法正常输出,单独或者跟其他端口 用正常,换几 ......
天雷l Microchip MCU
单片机最小系统的设计
里面包含抢答器和彩灯的原理图...
frada_0804 PCB设计
232/485转接器咋不能使用
我们设计的dsp系统为了延长传输距离,在上下位机间采用了两个232/485转接器,中间采用双绞线连接,但是连接好后却发现不能传输数据,哪位大侠用过这个东东,请问是啥子原因?谢谢!...
sfh DSP 与 ARM 处理器
做系统和做模块的区别
系统 整个收发系统 或是单纯的接收系统 发射系统 包含 电源 软件 硬件链路 相对来说复杂其实也是模块化 更需要协调 模块 单纯的放大 简单的DCDC 信号放大 逻辑保护控制 信号变 ......
btty038 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1295  2323  931  1724  2857  27  47  19  35  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved