电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA207M000DG

产品描述LVDS Output Clock Oscillator, 207MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FA207M000DG概述

LVDS Output Clock Oscillator, 207MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA207M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率207 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
mAh到底是什么意思
手机电池标mAh,移动电源标mAh,mAh到底是个什么意思? 移动电源只标mAh是否含混不清? 网上找到以下资料 特别要注意的是,mAh并不是一个能量单位,它需要乘上当前的电压才是真 ......
白丁 电源技术
TI 毫米波雷达中国巡演
本帖最后由 qwqwqw2088 于 2019-4-18 19:41 编辑 德州仪器 (TI) 正将前所未有的高精度和智能化引入包括汽车、工厂和楼宇自动化、消费电子、智慧家居以及医疗市场在内的广泛应用中。TI 的毫 ......
qwqwqw2088 模拟与混合信号
昨天的大雪,来的很怪异~~~~
本以为秋天还未过去,可以肆意地享受香山的红叶以及秋天一点点离去的背景,结果昨天一下子都被打破了 刚好昨天去清华,看看校园里的自行车座的雪,厚厚的足足有10厘米,而且当时还未停 于 ......
soso 聊聊、笑笑、闹闹
求一个verilog写的LCD12864例程
求一个verilog写的LCD12864例程 多谢了~...
tiangewen@fpga FPGA/CPLD
物联网开发板对对碰系列之四——Hexiwear 开发Mbed
1. Hexiwear出厂时内置一个firmware,可以采集各个传感器的数据并上传,并可以开启蓝牙状态,包括加速度,角度,运动的步数,心率,温湿度,光照度等,已经非常全面。 2. 虽然推出时间很短,但 ......
fyaocn 无线连接
ROCKET IO仿真的问题
50655 我按照Xilinx的GTP文档创建了一个ROCKET IO IP核,将生成的文件按文档指示添加进ISE仿真时,发现rxdata的数据是U,表示没有接收到数据,但txdata是有数据的,请问IP核生成之后给的实例 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2708  1700  1334  551  1008  19  38  4  32  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved