电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA240M000DG

产品描述LVDS Output Clock Oscillator, 240MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NA240M000DG概述

LVDS Output Clock Oscillator, 240MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA240M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率240 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
教你制作LED超高亮迷你台灯
超高亮LED迷你台灯具有零辐射、零污染、零频闪、光照均匀、亮度稳定、低光衰、更接近自然光等特点,超高亮LED是一种有着广阔发展前景的节能光源。电路工作原理迷你小台灯电路如图1所示。图中VD1 ......
qwqwqw2088 DIY/开源硬件专区
【R7F0C809】+血氧数据处理遇到困难
前篇帖子重点探讨了血氧饱和度的数据采集实现。但如何利用这些数据,进而得到相对精确的血氧饱和度数据就成了摆在我面前的一道难题。我是顺着这样的思路进行的:首先查找相关论文,看前辈们的思 ......
人民币的幻想 瑞萨MCU/MPU
作为工程师,元宵节是不是应该弄个开发板点灯庆祝下
哈哈哈,突然这么想,过节啦,大家是不是都来点个灯...
okhxyyo 聊聊、笑笑、闹闹
奥运会击缶~~~~~~~设计!!!!
:lol ~~~~~~~~...
hdzxzml 单片机
LED室内照明的五大注意要点
LED照明作为正在应用初期的,广泛的用在各种室内照明方案上面还比较困难,主要是因为一方面是LED室内照明的产品种类太少,照明设计人员苦于无从选择,而给室内照明产品的推广设置了障碍。另一方 ......
探路者 LED专区
请教各位大侠,WinCE是如何通过PM管理背光灯驱动的呢?
还望各位不吝赐教啊,越详细越好啦!最近做电源管理方面,不太懂。好像PM是在\PUBLIC下面实现的吧?...
ldw3 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2402  2544  2439  1846  1804  2  21  23  50  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved