电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB634M000BGR

产品描述LVPECL Output Clock Oscillator, 634MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EB634M000BGR概述

LVPECL Output Clock Oscillator, 634MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB634M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率634 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
如何设计射频功率放大器:基础知识
如何设计射频功率放大器:基础知识 ...
btty038 无线连接
华为通信电源技术基础
课程 LA000004通信电源技术基础ISSUE1.049413目录课程说明 1课程介绍 1培训目标 1参考资料 1第1章 通信电源系统概述 21.1 通信设备对电源系统的基本要求 21.1.1 通信设备对电 ......
czf0408 电源技术
以后基本没时间玩板子了,打包出手头库存的STM32板子(STM32F1、F2、F3、F4板子)
本帖最后由 05210324kw 于 2014-3-31 23:24 编辑 146017现在基本在搞WCDMA协议相关的工作,不会有太多的时间玩板子了,将手头积累的STM32板子便宜出了,最好打包,现在板子。 1、STM32F0 ......
05210324kw 淘e淘
【TI首届低功耗设计大赛】微型LCR测试仪-V1.1版图片
小机器组装好之后,基本测试功能已经实现,全部是自动档的哦 存在问题是较高阻抗时的稳定性不好,原因倒也清楚,大阻抗时候电流信号太小,加之MSP430的ADC分辨率实在有限,用现 ......
snoweaglemcu 微控制器 MCU
从原理图导到PCB板
各位高手好,小弟学altium designer没多久,想求助下,我从原理图导到PCB板,出现了如下提示,该怎么破259778259778 谢谢大家了 ...
ENDBEN PCB设计
Wince directshow如何进行系统枚举。
Wince directshow如何进行系统枚举。 wince下的directshow不支持系统枚举,没有ICreateDevEnum接口, 无法进行系统枚举。 应该如何获得 音频采集设备 或者是 视频采集设备呢?...
mhlllf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 955  678  2928  1910  2168  27  46  43  31  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved