电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA330M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 330MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WA330M000DGR概述

CMOS/TTL Output Clock Oscillator, 330MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA330M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率330 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
抢购付款成功!
真激动啊!...
蓝雨夜 微控制器 MCU
Ez-Cube使用疑问
在此次瑞萨电子设计使用活动中,有幸得到了开发板一套。由于第一次使用CS+及ez-cube来开发,在新环境的学习使用中遇到如下问题阻挡无法前进,特来烦请论坛里的朋友帮助。 遇到问 ......
qingtingchina 瑞萨MCU/MPU
PXA310 VS 6410 VS IMX.31
大伙来说说这三个ARM11的性价比比拼 从以下几个因素考虑: 一、片子成本,产品成本,研发周期 二、稳定性 三、技术支持 欢迎大家说说看,俺们有必要换个高级货了。记得上次paul ,chao推 ......
chna0410 嵌入式系统
通过FPGA完成具体的项目,实现FPGA入门和技能提升
各位坛友,作为版主,希望为大家做点实事,提高大家FPGA和CPLD入门和设计水平。我提议我们FPGA/CPLD论坛组织有需要的坛友专门针对FPGA做一个具体的项目,来提高大家的水平和帮助大家FPGA入门。 ......
eeleader FPGA/CPLD
高性能手机设计如何实现?手机高校评估研讨会为您揭晓答案!
手机由于其空间紧凑,互连复杂的特性,在拿到参考设计数据和板框尺寸后,如何想实现在满足多方约束条件的前提下,还可以达到很好的性能表现和很高的性价比,这就需要合理并且细致的方案 ......
eric_wang 电源技术
关于STM32 ADC自校准的个人理解
今天尝试了下ADC的自校准,发现中文参考手册里对校准和上电的关系完全翻译错了。E文最新版里是这么说的 218125 也就是开始校准的时候已经上电并且是在上电至少2个ADC时钟周期之后才开始校准。 ......
blablab stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2863  2852  1932  2862  1868  54  52  18  49  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved