电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC897M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 897MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KC897M000DGR概述

CMOS/TTL Output Clock Oscillator, 897MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC897M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率897 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【树莓派Pico评测】开箱
最近收到了ee社区提供的pico这个小巧精致的开发板,来自树莓派基金会官方出品的单片机级别开源硬件,对标应该为arduino系列产品吧。同时也是arm cortex-m0+内核32位mcu对老式8位avr系列微控制器 ......
ly87802541 MicroPython开源版块
在2416开发板上移植CS8900源代码
由于三星的开发板没有带cs8900驱动 所以自己需要自己移植这部分驱动 我在2416开发板上移植cs8900到wince5.0 在PB5.0编译已经成功,并生成了cs8900.dll(在\WINDOWS目录下可以见到) 我在PB5 ......
WTOAK33 嵌入式系统
找个嵌入式相关的外版书译者
我是人邮编辑 现在手头有基本外版书需要找译者 有兴趣的朋友可以加我q 详谈 欢迎交流...
ccmmssm 嵌入式系统
100M晶振作用
因为任何测量需要一个基准,测量时间或者频率,例如1S,我们肯定木有原子銫钟,所以需要用晶振,但是晶振还是有差异性的,你用的仪器和和专家用的仪器有所差异,所以以你的100M晶振为准,专家用 ......
longhaozheng 电子竞赛
80后生活艰难
80后被称为蚁族,有“高智、弱小、群居”的特征。他们多是“80后”大学毕业生,虽曾接受高等教育,但收入却很微薄,以毕业5年内的大学生为主的群体。 现在的房价越来越高,物质消费水平高,面 ......
bhl8665 聊聊、笑笑、闹闹
TDI编程:如何注册处理接收网络数据包的回调函数?
如题!多谢!有用就酌情给分!...
aug_com 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 396  1290  1252  2597  2306  19  51  18  48  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved